Icon |
Filename |
Bytes |
Date/Time |
Description |
|
../
|
|
hkm-fdc_8-5.pdf
|
2,810,263
|
2018/5/4 [18:04:04]
|
ECB Floppycontroller der Firma HKM (Heister-Kleberhoff-Michels)
|
|
hkm-fdc_8-5_ocr.pdf
|
2,950,623
|
2018/5/4 [17:03:38]
|
|
|
jk82-video-1_anwenderhandbuch_1985.pdf
|
5,850,521
|
2018/6/12 [23:24:06]
|
besserer Scann
|
|
jk82_cmos-ram-1984.pdf
|
651,622
|
2017/4/30 [20:56:44]
|
Die Jk82 CMOS RAM-Karte ist als universelle Speicherkarte fuer statische Rams konzipiert. Sie ist vorgesehen fuer Bytewide-Rams (24 und 28 Pin ICs). Es ist moeglich, alle zukuenftig erhaeltlichen Rams der Bytewide-Serie zu bestuecken, d.h. Rams von 2KByte bis zu 32KByte. Es ist jedoch nur Bestueckung mit gleichen Rams zulaessig!
|
|
jk82_cpm_plus-handbuch.pdf
|
5,801,442
|
2018/6/12 [23:27:52]
|
|
|
jk82_cpm_plus-handbuch_(ocr).pdf
|
6,676,028
|
2020/6/12 [11:28:26]
|
|
|
jk82_cpu-i.pdf
|
609,183
|
2020/8/22 [17:44:30]
|
|
|
jk82_cpu-iii.pdf
|
881,356
|
2018/6/12 [23:24:04]
|
|
|
jk82_cpu-i_old.pdf
|
813,499
|
2020/8/22 [17:43:18]
|
|
|
jk82_epromer.pdf
|
1,135,519
|
2000/12/7 [11:11:10]
|
JK82 PROM and PAL Programmer Manual of jk82 PROGRAMM Vers. 1.0
|
|
jk82_fdcii-rev6-1985.pdf
|
698,710
|
2017/4/30 [20:56:44]
|
Die M.K.C. FDC II Platine ist ein universelles Interface zwischen einem ECB-Z80-Computer und Massenspeichern. Anschliessbar sind bis zu 7 Floppy-Disk-Laufwerke fuer 5.25" und 8" Disketten und ueber die SASI(SCSI)-Schnittstelle bis zu 2 Winchester-Laufwerke an einem XEBEC S1410(A)Controller. Ferner verfuegt die FDC II Karte ueber 64 K-Byte Speicher und eine akkugepufferte Uhr.
|
|
jk82_gbip_281283.pdf
|
798,941
|
2017/4/30 [20:56:44]
|
IEC 625 / IEEE 488 Businterface
|
|
jk82_opto-in_rev-2-2.pdf
|
215,668
|
2017/4/30 [20:56:44]
|
16 unabhaengige vollstaendig potentialgetrennte Eingaenge mit Stromsenkencharakteristik
|
|
jk82_opto-out_rev-2_170486.pdf
|
188,383
|
2017/4/30 [20:56:44]
|
16 unabhaengige vollstaendig potentialgetrennte und thermisch entkoppelte Ausgaenge mit einer Schaltleistung von max. 2A/35V, und einer maximalen Schaltfrequenz von 40KHz
|
|
jk82_pio_wrap.pdf
|
1,344,086
|
2018/4/22 [17:30:20]
|
Die jk82 PIO-Wrap-Platine enthält 4 Z80B PIOs, die komplette Bussteuerlogik fuer den jk82 Systembus und ein Lochrasterfeld zum Aufbau von speziellen Anwenderschaltungen.
|
|
jk82_pio_wrap_r20_badocr.pdf
|
81,206
|
2017/4/30 [20:56:44]
|
Leider schlecht OCRed - Tabellen sind schlecht lesbar
|
|
jk82_slave-cpu-1_tm_1712831.pdf
|
810,880
|
2017/4/30 [20:56:46]
|
Die jk82 Slave-CPU I erweitert Ihr Mikrocomputersystem zu einem Multiprozessorsystem. Da die Kommunikation nur ueber I/O-Ports erfolgt, ist jedes jk82-Bus kompatible Europakartensystem im Rahmen des freien I/O-Adressraumes ohne Hardwareaenderungen beliebig zu erweitern. Die Slave-CPU I besitzt 64KB RAM sowie einen abschaltbaren EPROM-Steckplatz fuer EPROMs von 2KB - 16KB. Damit ist der gesamte adressierbare Speicherraum einer Z80-CPU abgedeckt.
|
|
jk82_video-1_anwender-handbuch_2te_auflage_1985.pdf
|
8,387,335
|
2018/5/3 [19:35:02]
|
Die Systemplatine jk82 Video I ist ein intelligentes, universelles Video-Interface fuer alfanumerische und grafische Darstellung. Sie ist an jeden Z80- Rechner mit jk82-BUS anschliessbar und wird ueber eine Parallelschnittstelle als I/O- Port angesprochen. Der parallele Datentransfer erlaubt eine hohe Uebertragungsgeschwindigkeit und damit eine entsprechend schnelle Darstellung auf dem Monitor. Ein eigenes Z80 Subprozessorsystem garantiert hohe Flexibilitaet. So entfaellt eine Initialisierung, wodurch eine einfache Einbindung in das Rechner-System moeglich wird.
|
|
jk82_video-1_technische_beschreibung_150586.pdf
|
1,962,702
|
2020/6/12 [11:32:12]
|
|
|
jk82_video-1_technische_beschreibung_150586_ocr.pdf
|
2,138,141
|
2018/4/23 [22:04:12]
|
|
|
jk_prospekte_zur_systems-83.pdf
|
1,475,582
|
2019/8/29 [18:04:14]
|
Auf dieser Messe stellen wir neben den bewaehrten jk82 Systemplatinen eine Reihe interessanter Neuheiten vor . Videoplatine, Grafik und CP/M Plus sind Stichworte hierfuer.
|
|
liesmich.txt
|
315
|
2017/4/30 [23:00:36]
|
Mein Dank gilt den Firmen Janich & Klass und Michels & Kleberhoff Computer, welche diese Dokumente freundlicherweise als Kopie und/oder PDF zur Verfuegung gestellt haben.
|
|
mkc_cpuii_fdcii.pdf
|
1,801,674
|
2017/6/9 [10:28:38]
|
Michels & Kleberhoff Computer - Wuppertal | Einplatinen-Computer auf einfach Europakarte | Technisches Handbuch zur CPU II und FDC II ECB-Karte.
|
|
mkc_cpuii_fdcii_old.pdf
|
11,640,502
|
2000/12/7 [11:11:10]
|
|
|
rtc_e050_auf_fdcii.pdf
|
1,185,334
|
2018/5/1 [12:41:52]
|
RTC E050 vom Microelectronic Marin (MEM). Zu dem Uhrenbaustein E050 Real Time Clock (RTC) habe ich keine weiteren Informationen gefunden. Die RTC ist auf der Floppycontrollerkarte FDCII verbaut. Gluecklicherweise wurde der Baustein auch im Uhr Modul zum NDR Computer genutzt.Die Dokumentation habe ich deshalb hier mit eingefuegt.
|
|
rtc_e050_auf_fdcii.zip
|
2,939,496
|
2018/5/1 [12:40:38]
|
|